본문 바로가기

기타30

정보처리 필기_전자계산기 구조_16강_특수기억장치 문제 정보 / 이미지 출처 (무료인강) : https://www.youtube.com/playlist?list=PLimVTOIIZt2aR9jib0ws7hoDVZXdtiWsK 1. 캐시 기억 장치 2. 연관 기억 장치 3. 가상 기억 장치 4. 복수모듈 기억장치 1. 캐시 기억 장치 cpu내의 초고속 기억 장치인 레지스터와 하드웨어적으로는 차이가 없다. cpu와 주기억 장치 사이에 위치 ★★★ 중간 버퍼 역할 SRAM (집적도가 낮다) 속도가 빠르고 가격이 고가이다. 캐시 메모리의 적중률 (Hit Ratio) 캐시 메모리에 찾는 내용이 있을 확률 적중률 = 적중 횟수 / 총 접근 횟수 분리 캐시 방식 (캐시 메모리를 분리) : 캐시 액세스 충돌을 제거하기 위함) L1 캐시 : 주로 명령어 저장 캐시 L2 .. 2019. 7. 28.
정보처리 필기_전자계산기 구조_15강_명령 실행 및 제어 문제 정보 / 이미지 출처 (무료인강) : https://www.youtube.com/playlist?list=PLimVTOIIZt2aR9jib0ws7hoDVZXdtiWsK 1. 메이저 스테이트 2. 메이저 스테이트 변화 3. 제어기의 구성요소 4. 제어기의 구현 1. 메이저 스테이트(Major State) CPU가 무엇을 하고있는가를 나타내는 것 Fetch / Indirect / Excute / Interrupt Instruction Fetch(인출) Cycle (+decoding : 직.간접 주소지정 방식인지 분석 ) / (Indirect) (직접 주소지정 방식이면 skip : 유효주소를 구하는 단계, 주소변환 // 데이터를 읽어오는건 X / Excute Cycle (실행사이클) : 오퍼랜드 패치를 .. 2019. 7. 28.
정보처리 필기_전자계산기 구조_14강_마이크로 오퍼레이션 문제 정보 / 이미지 출처 (무료인강) : https://www.youtube.com/playlist?list=PLimVTOIIZt2aR9jib0ws7hoDVZXdtiWsK 1. 마이크로 오퍼레이션의 개념 2. 마이크로 오퍼레이션 명령 3. 마이크로 사이클 타임 4. 동기 고정식 / 동기 가변식 1. 마이크로 오퍼레이션의 개념 컴퓨터가 수행하는 가장 작은 명령 처리 실행(동작) 단위 ADD 100 을 수행하기 위해 컴퓨터가 실행하는 모든 처리 과정 중 가장 작은 동작 단위 CPU 내부에 클럭주파수(= 제어신호★, CPU 동작의 타이밍 신호 ) 발생기가 클럭신호(GHz 단위로 발생하는 신호)를 한 번 보낼 때마다 cpu 내의 여러 장치들이 유기적으로 동작한 뒤, 다음 신호를 기다림 클럭신호가 발생하고 다음.. 2019. 7. 28.
정보처리 필기_전자계산기 구조_13강_주소지정 방식 문제 정보 / 이미지 출처 (무료인강) : https://www.youtube.com/playlist?list=PLimVTOIIZt2aR9jib0ws7hoDVZXdtiWsK 1. 주소 지정방식 2. 즉시 / 직접 / 간접 주소 지정 방식 3. 계산에 의한 주소 지정방식 4. 상대 주소 지정방식★ 어떻게 데이터를 찾아가는가에 따라 주소 지정방식이 달라짐 유효주소 (EA, Effective Address) 1. 주소 지정방식 접근 방식에 의한 주소지정 방식 > 2. 즉시 직접 간접 주소 지정방식 Temporary Addressing (임시 주소 지정 방식) 이라는 건 없다는 것만 기억! 3. 계산에 의한 주소 지정 방식 ★★★ word에 대한 언급이 없으면 기본적으로 1바이트라고 두고 풀어야한다.기억장치의 .. 2019. 7. 28.